GATE-ARRAY LAYOUT SYSTEM: LOP-ARP2.

Gotaro Odawara, Satoshi Tadokoro, Hiroshi Masaki, Kazuhiko Iijima

研究成果: Article査読

1 被引用数 (Scopus)

抄録

This paper describes a gate-array layout system, LOP-ARP2, as a subsystem of Packaging Automation System (PAS), which is a total design system for digital circuits. A new placement technique is proposed: Hierarchical Force Directed Technique considering Circuit Structure, which has been proved to be efficient to large scale gate-arrays.

本文言語English
ページ(範囲)921-932
ページ数12
ジャーナルJournal of the Faculty of Engineering, University of Tokyo, Series B
37
4
出版ステータスPublished - 1984 9 1
外部発表はい

ASJC Scopus subject areas

  • 工学(全般)

フィンガープリント

「GATE-ARRAY LAYOUT SYSTEM: LOP-ARP2.」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル