Current multiplier/divider circuit

H. Wasaki, Y. Horio, S. Nakamura

研究成果: Article査読

27 被引用数 (Scopus)

抄録

A new current multiplier/divider circuit using CMOS techniques and based on current-mirror circuits is proposed, and simulated by SPICE3 to confirm its function. This circuit will be a useful subcircuit for analogue current-mode signal processing systems.

本文言語English
ページ(範囲)504-506
ページ数3
ジャーナルElectronics Letters
27
6
DOI
出版ステータスPublished - 1991 3 14
外部発表はい

ASJC Scopus subject areas

  • Electrical and Electronic Engineering

フィンガープリント 「Current multiplier/divider circuit」の研究トピックを掘り下げます。これらがまとまってユニークなフィンガープリントを構成します。

引用スタイル