• 783 引用
  • 16 h指数
20012020

年単位の研究成果

Pureに変更を加えた場合、すぐここに表示されます。

フィンガープリント Masanori Natsuiが有効な場合、研究トピックを掘り下げます。このトピックラベルは、この人物の業績からのものです。これらはともに一意のフィンガープリントを構成します。

  • 17 同様のプロファイル

ネットワーク 最近の国レベルでの外部協力。点をクリックして詳細を開いてください。

研究成果

Dual-Port Field-Free SOT-MRAM Achieving 90-MHz Read and 60-MHz Write Operations under 55-nm CMOS Technology and 1.2-V Supply Voltage

Natsui, M., Tamakoshi, A., Honjo, H., Watanabe, T., Nasuno, T., Zhang, C., Tanigawa, T., Inoue, H., Niwa, M., Yoshiduka, T., Noguchi, Y., Yasuhira, M., Ma, Y., Shen, H., Fukami, S., Sato, H., Ikeda, S., Ohno, H., Endoh, T. & Hanyu, T., 2020 6, 2020 IEEE Symposium on VLSI Circuits, VLSI Circuits 2020 - Proceedings. Institute of Electrical and Electronics Engineers Inc., 9162774. (IEEE Symposium on VLSI Circuits, Digest of Technical Papers; 巻数 2020-June).

研究成果: Conference contribution

  • 公開
  • 12.1 An FPGA-Accelerated Fully Nonvolatile Microcontroller Unit for Sensor-Node Applications in 40nm CMOS/MTJ-Hybrid Technology Achieving 47.14μW Operation at 200MHz

    Natsui, M., Suzuki, D., Tamakoshi, A., Watanabe, T., Honjo, H., Koike, H., Nasuno, T., Ma, Y., Tanigawa, T., Noguchi, Y., Yasuhira, M., Sato, H., Ikeda, S., Ohno, H., Endoh, T. & Hanyu, T., 2019 3 6, 2019 IEEE International Solid-State Circuits Conference, ISSCC 2019. Institute of Electrical and Electronics Engineers Inc., p. 202-204 3 p. 8662431. (Digest of Technical Papers - IEEE International Solid-State Circuits Conference; 巻数 2019-February).

    研究成果: Conference contribution

  • 9 引用 (Scopus)

    A 47.14-μW 200-MHz MOS/MTJ-Hybrid Nonvolatile Microcontroller Unit Embedding STT-MRAM and FPGA for IoT Applications

    Natsui, M., Suzuki, D., Tamakoshi, A., Watanabe, T., Honjo, H., Koike, H., Nasuno, T., Ma, Y., Tanigawa, T., Noguchi, Y., Yasuhira, M., Sato, H., Ikeda, S., Ohno, H., Endoh, T. & Hanyu, T., 2019, : : IEEE Journal of Solid-State Circuits. 54, 11, p. 2991-3004 14 p., 8796413.

    研究成果: Article

  • 6 引用 (Scopus)

    Design of a Current-Mode Linear-Sum-Based Bitcounting Circuit with an MTJ-Based Compensator for Binarized Neural Networks

    Chiba, T., Natsui, M. & Hanyu, T., 2019 5, Proceedings - 2019 IEEE 49th International Symposium on Multiple-Valued Logic, ISMVL 2019. IEEE Computer Society, p. 91-96 6 p. 8758775. (Proceedings of The International Symposium on Multiple-Valued Logic; 巻数 2019-May).

    研究成果: Conference contribution

  • 2 引用 (Scopus)